• HOME »
  • SIシミュレータ

PollEx SI(ポレックスエスアイ) は早くて正確で使いやすいシグナル・インテグリティーPCB検証ソフトです。PollEx SIにて設計段階でSI問題要素を正しく見つける事により、繰り返されるコストのかかる設計作業を削減する事が出来ます。

[Running structure of PollEx SI]


  • いろいろなPCBデザイン・ツールを結びつけSI確認ができます。
  • 完全なSIソリューションは設計前やレイアウト後を含みPCB設計段階中いろいろな所で提供されます。
  • Time-domain analysis capabilitiesは遅延、反射、漏れ、クロストーク,eyediagram analysesを含みます。
  • Frequency-domain analysis capabilitiesは 拡散, アドミタンス, 入場とインピダンス・パラメータ・マトリックスの計算を含みます。 
  • 自動的に内蔵化された機能には積層最適化, ネット・トポロジー解析、配線後SI確認等を含みます。
  • トランジスターレベル/ビヘービアSPICEモデルやIBISモデル がドライバー/レシーバ/ターミネータ デバイス モデルのために利用できます。
  • SI解析では様々なICパッケージピンの配線寄生モデルを使う事ができます。例えば 集中定数回路,分布定数回路, SPICEネットリスト,Sパラメータなど
  • 内蔵されているポリログSPICEは正確なシミュレーションを実現します。
  • Built-in electromagnetic integral equation solver using method of moments calculates accurate frequency-dependent RLCG matrices for coupled lossy dispersive transmission lines and generates equivalent broad-band SPICE netlists using network synthesis methods.
  • Built-in 3-D electro-dynamic finite element solver extracts S-parameters of coupled vias and generates equivalent broad-band SPICE netlists using network synthesis methods.
  • Built-in part and material editors allow user to easily generate I/O buffer models, package parasitic models, and material data and construct part and material libraries for repetitive uses.
  • Composite nets are automatically identified, and the connecting passives can be modeled as RLC, SPICE netlist, and S-parameters for the composite net analysis.
  • Differential net pairs are automatically identified, and analyses are performed for the differential pairs.
  • Can generate input data files for third-party EM solvers and power integrity analysis tools.
  • PollEx SI modules have been designed for common use by multiple engineering disciplines so that design project members can quickly validate the designs and design changes throughout the design process.

Major Benefits

  • No need for interfaces or data transfer between the PCB design and signal integrity analysis tools.
  • No need for purchasing and maintaining expensive stand-alone signal integrity tools.
  • Signal integrity experts can oversee much more designs since most built-in signal integrity validation features can be effectively used by electrical engineers, PCB designers, and manufacturing engineers.
  • Close collaboration among design project members allows better designs in reduced design time.

お気軽にお問い合わせください。 TEL 045-250-3970 受付時間 9:00 - 18:00 [ 土・日・祝日除く ]

Copyright © Polliwog Japan All Rights Reserved.
Powered by WordPress & BizVektor Theme by Vektor,Inc. technology.